基于并行数据处理改进算法在FPGA中实现
1、引言 在信号处理过程中,我们通常将模拟信号转化为数字信号进行处理或传输。原始数据用取样的方法进行采集,通过A/D转换将模拟信号变成数字信号。但是这样的数字信号由于码位多,在传输过程中占用带宽多,传输率也低。为了提高传输效率,必须对原始数据进行量化处理。在实际运用中通常采用非均匀量化。采用输入信号幅度和量化输出数据之间定义了两种对应关系,一种是在北美日本使用的 律;另一种是在欧洲中国大陆使用的A
时钟
微计算机信息 . 2020-07-30 1225
采用可编程逻辑器件实现高速数据中继器的设计
1、前言 高速以太网可以满足新的容量需求,解决了低带宽接入、高带宽传输的瓶颈问题,扩大了应用范围,并与以前的所有以太网兼容。全双工的以太网协议并无传输距离的限制,只是在实际应用中,物理层技术限制了最大的传输距离。不过可以通过使用高性能的收发器或链路扩展器来延长以太网链路的长度。但是面向流量高达数十G的高速以太网中,如何快速、可靠地实现数据的转发与链路延伸并不是一件很容易的事情。尤其是高速以太网中,
asic
微计算机信息 . 2020-07-30 1020
基于FPGA器件实现高速采集系统的设计
1、 引言 在雷达、气象、地震预报、航空航天、通信等领域里,现场信号具有重要的作用,这些信号的主要特点是实时性强,数据速率高,数据量大,处理复杂,运算量大。因此,高速数据采集的研究一直是工程实践中一项倍受人关注的领域。目前由于数字信号的快速发展,对信号采集的要求也不断的提高,特别是在参数方面的要求越来越高,如精度、速度、采样通道数等。鉴于此,本文会介绍一种基于FPGA来控制高速A/D转换器AD94
数据采集
微计算机信息 . 2020-07-30 1200
基于FPGA器件实现大容量高速存储系统的方案设计
1、概述 数据存储设备是航天器的关键设备之一,为各种空间试验或探测数据的采集、存储以及在轨处理等方面提供了重要的支撑平台。随着航天电子技术的发展,人们面临的数据处理任务愈来愈繁重,对数据采集速率、数据采集系统的存储量等都提出了越来越高的技术要求。当前,以FLASH(闪速存储器)为基本存储介质的大容量固态存储器己经成为当前航天器数据存储的主流方案之一。闪速存储器( flash memory,简称闪存
数据采集
微计算机信息 . 2020-07-30 1390
利用可编辑逻辑器件实现混沌脉冲源系统的设计和仿真分析
引言 混沌信号是由确定性动力学系统产生的类似噪声的确定性信号。自从混沌同步现象发现以来,混沌在工程上的应用得到了广泛的研究。由于非常简单的非线性动力系统就能产生复杂的动力学行为,并且相应于特定的应用需求,动力学行为易于做出相应的变化,因此将混沌应用于产生宽带信号一直引起人们的巨大兴趣。宽带混沌信号的产生方法主要有两类,一类基于模拟电子技术,它往往由非线性电路直接产生功率谱合乎要求的超宽带混沌信号,
模拟电子
微计算机信息 . 2020-07-30 1150
基于FPGA的超宽带系统的解决方案
1、 引言 近几年,超宽带(UWB)无线通信系统在短距通信领域中越来越受到人们的重视。它具有许多独特的优点,如通信容量大、低截获/检测概率、频带宽、强抗多径干扰能力和高分辨率、低设备成本等特点。这些优势使UWB通信成为了当今学术界和商业领域研究热点之一。MBOK相对于传统的DSSS扩频调制方式,改逐比特扩频为逐码元扩频,通过对信息数据的合理编码既提高了码速又节省了频带,因此得到了广泛研究和应用,使
通信系统
微计算机信息 . 2020-07-30 1285
fir分布式滤波的fpga实现
此设计的结构包括:1.移位寄存器链,n阶的有n-1个寄存器。 2.第一次累加部分。由fir滤波系数对称可得到对称的寄存器相加可以减小电路规模,所以第一次累加很有必要。 3,锁存并移位部分。此部分是为了通过移出lut地址,通过给出lut地址即可得到lut输出。 4,lut部分,该部分实现的主要功能是输出不同地址情况下的结果。 5,二次累加部分。该部分是将每一位卷积得到的结果加权累加,需要注意的是,由
加法器
博客园 . 2020-07-28 1040
FPGA与IOT的快速发展 SerDes接口技术大显身手
随着物联网(loT)的快速发展,未来将会存在海量的数据。“大数据”时代,对数据的处理提出更高的要求,传统并行接口越来越难以满足系统对传输宽带的要求,过去主要用于光纤通信技术——SerDes正在取代传统并行总线而成为高速接口设计的主流。 如今,随着SerDes接口的广泛应用,许多高端的FPGA都内嵌有SerDes接口硬核。在FPGA中内嵌的SERDES的硬核,可以大大地扩张FPGA的数据吞吐量,节约
大数据
芯动科技 . 2020-07-28 1340
基于FPGA器件和只读存储器实现QAM解调器的设计
1、引言 在实际通信信道上传输数字信号时,由于信道传输特性不理想及加性噪声的影响,接收端所收到的数字信号不可避免地会发生错误。为了在一定的信噪比范围内获得较好的误码率指标,首先要合理设计基带信号,选择调制解调方式,采用时域、频域均衡等技术使误码率尽可能降低。在通信系统中常用的调制方法一般为QPSK和M阶QAM调制(M=4,8,16,32,64,256…)。对QPSK调制来说,调制点的幅度是相同的,
fpga
电视技术 . 2020-07-24 1405
基于FPGA器件实现多频键控调制电路的设计和仿真验证研究
数字信号传输系统分为基带传输系统和频带传输系统.频带传输系统也叫数字调制系统。数字调制信号又称为键控信号,数字调制过程中处理的是数字信号,而载波有振幅、频率和相位3个变量,且二进制的信号只有高低电平两个逻辑量1和0,所以调制的过程可用键控的方法由基带信号对载频信号的振幅、频率及相位进行调制,最基本的方法有3种:正交幅度调制(QAM)、频移键控(FSK)、相移键控(PSK).根据所处理的基带信号的进
计数器
微计算机信息 . 2020-07-23 860
使用Altera CycloneIIEP2C35评估板实现UPFC控制器IP核的设计
引言 统一潮流控制器(Unified Power Flow Con-troller,简称UPFC)是一种可以较大范围地控制电流使之按指定路经流动的设备,它可在保证输电线输送容量接近热稳定极限的同时又不至于过负荷。控制系统是UPFC的核心部分,它的主要功能是监测交流电网的传输和控制输出逆变波形,不但能使输出波形的频率跟定电网频率,而且可对输出波形的幅值和相位进行调节。 随着微电子技术的不断发展,各种
IP核
电子元器件应用 . 2020-07-23 945
使用XC9500 CPLD实现FPGA电路接口的方案设计
概述 随着FPGA芯片密度的增加,串行PROM已不能适应高密度的FPGA的配置。大容量的并行PROM所要求的寻址方式又不能直接与FPGA接口,这时可以采用XC9500 CPLD和PROM对高密度FPGA进行配置。FPGA设备在线配置或电源上电时,配置逻辑会被自动清除。FPGA的PROGRAM信号必须在300ns内置低,使配置逻辑复位。INIT输出在内部配置存储器清零期间保持低电平。一旦INIT管脚
接口
今日电子 . 2020-07-23 1010
CorePWM的原理及采用FPGA技术实现PWM IP核的设计
脉冲宽度调制(PWM) 是英文“Pluse Width Modulation”的缩写,简称脉宽调制。它是利用微处理器的数字输出来对模拟电路进行控制的一种非常有效的技术,根据相应的载荷的变化来调制晶体管栅极或基极的偏置,来实现开关稳压电源输出晶体管或晶体管导通时间的改变。这种方式能使电源的输出电压在工作条件变化时保持恒定,广泛应用于测量、通信、功率控制与变化等许多领域。 Actel公司免费提供PWM
IP核
电子产品世界 . 2020-07-20 915
可实现满足电源预算要求的FPGA设计
前言 随着便携和以电池供电的应用快速增加,低功耗设计已成为延长电池寿命所不可或缺的任务。此外,在决定产品尺寸、重量、和效率时,功耗也扮演了重要角色。由于消费性电子的生命周期越来越短,具可程序特性,且能轻松为产品增加差异化特性的FPGA在消费应用中日亦受到重视。因此,想要达到最佳的静态与动态功耗,必须取决于选用适当的FPGA架构。 Actel的闪存FPGA是业界低供耗的领导厂商,除了闪存 FPGA本
低功耗
爱特公司 . 2020-07-20 1055
FPGA设计的安全性和技术保护的应用设计
与开发成本很高的ASIC相比,FPGA可重复编程的性能正受到系统设计者的青睐。此外, FPGA的性能和功能也越来越强大,包括32位软处理器、SERDES、DSP块和高性能的接口。现在的低成本FPGA甚至可以满足大批量的应用。设计人员采用FPGA能够快速开发产品,以应对产品快速上市(市场要求缩短产品的开发时间)和远程更新的需求。 但是,把器件生产、现场更新和固件远程重构的工作外包可能会导致FPGA被
sram
中国电子科技集团攻速第 . 2020-07-20 1665
基于FPGA按键模式的分类和如何实现应用设计
在FPGA系统设计中,按键是最常见的人机交互接口部件。在没有微控制器参与的情况下,FPGA系统中按键的功能相对较弱,通常可以将按键抖动和按键处理结合起来统一考虑。关于按键的机械抖动问题,在以文献[1]和文献[2]为代表的一类文章中均有讨论;关于矩阵形式的键盘扫描问题,在以文献[3]和文献[4]为代表的一类文章中有论述。值得关注的是,在文献[3]中提到过对按键处理“能表示长时间按键的操作”的要求;在
接口
电子技术应用 . 2020-07-20 1200
运放电路之电压追随电路分析
Casper.T,电子与通信工程专业,在读硕士,对模拟通信,智能电子设计以及FPGA图像处理和加速器有丰富的设计经验。现主要从事电子信息技术运营方面的工作。 运放的电压追随电路,如图1所示,利用虚短、虚断,一眼看上去简单明了,没有什么太多内容需要注意,那你可能就大错特错了。理解好运放的电压追随电路,对于理解运放同相、反相、差分、以及各种各样的运放的电路,都有很大的帮助。 图1 运放电压追随电路 电
图像处理
与非网电路城论坛 . 2020-07-20 1040
基于定点DSP系列ADSP2181芯片实现通用多DSP目标系统的设计
1、概 述 随着大规模集成电路水平的发展,以数字信号处理器(Digital Signal Process,DSP)为基础的实时数字信号处理技术正在迅速发展,现已广泛应用于图像处理技术、语声处理、智能化仪表、生物医学与工程、通信、自动控制等领域。由 Analog Device 公司生产的 ADSP 是应用非常广泛的一类 DSP,其典型产品有定点的 ADSP2181 和浮点的 ADSP21060。 在
总线
现代电子技术 . 2020-07-17 910
基于FPGA技术实现图像增强数据的仿真实验分析
1、图像增强IP简介 Xilinx的Vivado中集成的图像增强(Image Enhancement)IP可以有效降低图像噪声并增强图像边缘。该IP使用了2D滤波方式,可以在达到更好的图像噪声抑制同时,保留并增强图像边缘。 如图所示,对于一个比较经典的图像前端处理,图像增强常常也是一个必不可少的步骤。在我们这个实例中,我们需要设计一个右侧图示红圈内的图像流处理。即RGB toYCbCr模块、图像增
IP核
电子工程网 . 2020-07-17 1035
基于FPGA器件实现异步FIFO读写系统的设计
FIFO 简介 FIFO 是英文 First In First Out 的缩写,是一种先进先出的数据缓存器,它与普通存储器的区别是没有外部读写地址线,这样使用起来非常简单,但缺点就是只能顺序写入数据,顺序的读出数据,其数据地址由内部读写指针自动加 1 完成,不能像普通存储器那样可以由地址线决定读取或写入某个指定的地址。 用途 1: 异步 FIFO 读写分别采用相互异步的不同时钟。在现代集成电路芯片
fifo
与非网 . 2020-07-16 1205
- 1
- 3
- 4
- 5
- 6
- 7
- 13