基于CPLD的MIDI播放器设计
引言 大规模可编程逻辑器件CPLD和FPGA是当今应用最广泛的两类可编程逻辑器件,电子设计工程师利用它可以在办公室或实验室设计出所自己所需要的专用芯片和专用产品,从而大大缩短了产品上市时间,降低了开发成本。此外,可编程逻辑器件还具有静态可重复编程和动态在系统重构的特性,使得硬件的功能可以像软件一样通过编程来修改,这样就极大的提高了电子系统设计的灵活性和通用性。 1 工作原理 MIDI音
MIDI
本站整理 . 2011-09-21 865
HDTV接收机中Viterbi译码器的FPGA实现
数字电视地面广播编码正交频分复用COFDM传输系统以其较强的抗多径干扰性能、易于实现移动接收等优点在HDTV的研究中占有很重要的地位。而COFDM系统中编、解码技术是影响系统性能的一个重要因素。本文正是基于一种最大似然译码--Viterbi VB译码算法思想,从FPGA实现的角度探讨在COFDM系统中内码(收缩卷积码)的解码。 1 设计算法简述 在HDTV地面广播COFDM系统中,
Viterbi
本站整理 . 2011-09-15 925
浅析FPGA将在4G系统中地位非浅
浅析FPGA将在4G系统中地位非浅 除了语音连接之外,数字蜂窝无线网络(如GSM和增强的GSM-EDGE)现在可以提供更高的数据传输速率,理论上可达到384kbps的限制。第三代移动网络(如CDMA2000、WCDMA、TD-SCDMA)目前正在全球范围内部署。这些系统提供视频流媒体,互联网浏览等业务服务,使用称为高速分组接入(HSPA)的技术,在理论上可以提供下行速率高达14.4Mbps。
4G系统
不详 . 2010-04-21 690
FPGA的B超成像系统图像采集的原理和实现
FPGA的B超成像系统图像采集的原理和实现 1、引言 医学超声诊断成像技术大多数采用超声脉冲回波法,即利用探头产生超声波进入人体,由人体组织反射产生的回波经换能器接收后转换为电信号,经过提取、放大、处理,再由数字扫描变换器转换为标准视频信号,最后由显示器进行显示。在基于FPGA+ARM 9硬件平台的全数字化B超诊断仪中,前端探头返回的回波电信号需由实时采集系统进行波束合成、相关处理、采集并传输至A
B超成像
创e时代 . 2010-04-21 850
FPGA实现与40G QSFP光学模块的互操作性
FPGA实现与40G QSFP光学模块的互操作性 Altera 公司 宣布其StraTIx IV GT FPGA 实现了与Avago公司 的 40G 四通道小型可插拔 (QSFP) 光学模块的互操作性。QSFP 光学模块在单条光纤电缆链路上数据速率为 40-Gbps。利用 StraTIx IV GT FPGA 中特有的 11.3-Gbps 嵌入式收发器,设计人员现在可以运用 FP
40G Q
不详 . 2010-04-02 650
一种基于FPGA和SC16C554实现多串口通信的方法
一种基于FPGA和SC16C554实现多串口通信的方法 0 引言 随着电子技术的飞跃发展,通用数字信号处理器(DSP)的性能价格比不断提高,数据处理能力不断加强,其应用领域日益增多,在数据实时采集及高速数字信号处理中应用尤其广泛。当DSP独立构成一个处理单元时,往往需要和外设进行数据交换,其通信能力至关重要。在研制机载合成孔径雷达系统时,信号处理机作为系统的核心要与飞控系统、稳定平台、雷达
SC16C
现代电子技术 . 2010-01-26 940
基于赛灵思FPGA的数字频域干扰抵消器
基于赛灵思FPGA的数字频域干扰抵消器 项目背景 直放站在现代通信系统中是必不可少的,但是如果直放站的收发天线隔离度不够,整机增益偏大时,输出信号经延时后反馈到输入端,会使直放站输出信号发生严重失真产生自激。在无线通信系统的同频直放站中,为了减小产品体积以及缩短建站成本,收发天线常常放置在一起(或距离很近)。由于收发天线往往只存在方向角的不同,因此直放站的接收天线肯定会接收到其转发天线所发送
赛灵思
电子产品世界 . 2009-11-12 705
在FPGA中实现源同步LVDS接收正确字对齐
在串行数据传输中,数据接收端需要一些特定的信息来恢复出正确的字边界,以确定串行码流中哪些比特属于原始并行数据里的同一时钟节拍里的数据,这一处理过程称为字对齐(Word Aligner)。一些标准的协议会定义特殊的码型(常见的码型如8B/10B编码中的K28.5)用于字对齐处理。另一些带源同步时钟的LVDS接口,通常会利用低频的源同步时钟来携带字对齐信息,用于接收端的正确恢复。FPGA对
fpga
电子系统设计 . 2009-04-24 710
DS/FH混合扩频接收机解扩及同步技术的FPGA实现
摘要:研究采用编码扩频的DS/FH混合扩频接收机的核心模块——同步及解扩部分的FPGA实现结构。将多种专用芯片的功能集成在一片大规模FPGA芯片上,实现了接收机的高度集成化、小型化。伪码的串并混合捕获算法及跳频同步算法等均采用硬件完成,提高了捕获速度。实验结果证明该方案是正确可行的。 DS/FH混合扩频通信系统中,需要数据不变频器、相关累加器及码发生器等完成下变频、相关解扩等运算。通常采用专用芯片
混合扩频接收机
不详 . 2006-03-11 1020
用GC1012B构建可编程数字无线电接收机
摘要:介绍了数字下变频器CCl012B,并使用这款芯片构建了一个可编程数字无线电结构的OFDM[1]传输系统的接收机。 现代宽带无线电接收机越来越强调硬件平台的数字化和可编程性,在向软件无线电迈进的过程中,这一点显得尤为突出。可编程数字无线电PDR(programmable digital radio)的概念即是在这一背景下提出的,是指以带通采样、多速率信号处理及数字下变频技术等为理论基础,
可编程数字无线电
不详 . 2006-03-11 940
短波扩频通信系统中数字相关器的FPGA设计与实现
摘要:基于FPGA设计的数字相关器,对前端模数/转换器在384kbps采样率下采得的数据进行希尔波特变换,再与本地序列做相关运算,最后将相关结果送给DSP,供DSP做进一步的处理。介绍了所选用的StraTIx芯片,阐述了FPGA内部子模块的功能和设计实现方法,对所设计的FPGA数字相关器进行了仿真和校验,结果达到了设计要求。 关键词:数字相关器 FPGA 希尔波特变换 StraTIx 采用
通信系统
不详 . 2006-03-11 795
带硬件地址识别的UART IP 的设计和
摘要:在通信和控制系统中,常使用异步串行通信控制器(UART)实现系统辅助信息的传输。为实现多点通信,通常用软件识别发往本站点或其它站点的数据,这会加大CPU的开销。介绍了一种基于FPGA的UART IP,由硬件实现多点通信时的数据过滤功能,降低了CPU的负担,提高了系统性能。 在通信和控制系统中,常使用异步串行通信实现多块单板之间的辅助通信,各个单板通过总线方式连接。为了实现点对点通信,需要由软
uart
不详 . 2006-03-11 790
宽带中频数字接收机的FPGA实现
摘 要:本文提出了一种基于FPGA的宽带中频数字接收机的实现方法。 引言 在现代通信系统中,人们提出了各种各样的全数字调制解调方案,全数字接收机的研究则是其中的关键,其中正交解调技术由于可以实现信号相位和幅度信息的提取,因而越来越受到广泛的应用。 与其它几种解调方式相比QPSK调制方式抗噪声性能好,功率频谱段占用少,数据传输率高,是一种较好的调制方式。对于宽带、高载频的QPSK调制信号,
数字接收机
不详 . 2006-03-11 875
椭圆曲线加密的硬件实现
摘 要: 椭圆曲线加密是一种目前已知的所有公钥密码体制中能够提供最高比特强度的一种公钥体制。在FPGA实现椭圆曲线加密系统时,基于GF(2)的多项式有限域中的乘法、求逆运算是其中的两大难点。本文提供了一种椭圆曲线加密的FPGA实现的结构,着重讨论了基于GF(2)的多项式有限域中的乘法、求逆运算的实现,并与软件实现的性能进行了比较。 加密的安全性 从数论的角度来说,任何公钥密码系统都建立在一个NP(
公钥加密
不详 . 2006-03-11 795
一种近距雷达目标检测信号处理的FPGA实现
摘 要: 本文在阐述某种近距雷达目标检测原理和FPGA技术发展状况的基础上,着重讨论用FPGA设计高性能的数字信号处理系统的方法,并给出一个应用实例。 前言 FPGA及其相关技术是当代微电子技术迅速发展的产物,目前已经成为开发复杂数字系统的主要方式之一。 某近距雷达系统要求利用在与被探测目标的短暂交会过程中,对获得的多普勒信号进行频谱分析并完成动目标的识别检测。交会的短暂性对信号处理系统的实时
雷达
不详 . 2006-03-11 1075
基于FPGA的HDLC转E1传输控制器的实现
摘 要:本文介绍了一种用FPGA实现的HDLC转E1的协议控制器,能实现将速率为N&TImes;64Kbps(N=1~124)的HDLC数据分接至M路(M=1~4)E1信道中传输,并允许各路E1的最大时延为64ms。讨论了E1帧结构设计和系统的FPGA实现方法。 引言 E1是我国电信传输网一次群使用的传输标准,由于我国的E1资源十分丰富, 这样的传输路径非常容易获得,灵活利用现有丰富的E1信
hdlc
不详 . 2006-03-11 845
- 1
- 8
- 9
- 10
- 11
- 12
- 13