• 使用电源控制器实现电源排序的电路设计

    在这一电源排序电路中,三个输出电压按顺序启动,启动过程中,每个输出电压跟踪次高电压,直到它到达固定的稳定电压。假定一个3.3V“主”I/O电压(未画出)正常上电,该电压的控制器使用其软启动功能来提 供其电压的平滑线性斜波。TPS5120 型双重开关稳压器产生另外两个电压,即2.5V和1.8V。在大多数标准开关稳压电路中,R4和R10的下端接地,从而固定输出电压的设置点。在这一电路中,放大器输出控制

    fpga

    维科网 . 2020-09-14 1285

  • 基于FPGA的步进电机控制实现

    1、步进电机概述 步进电机是一种能够将电脉冲信号转换成角位移或线位移的机电元件,它实际上是一种单相或多相同步电动机。单相步进电动机有单路电脉冲驱动,输出功率一般很小,其用途为微小功率驱动。多相步进电动机有多相方波脉冲驱动,用途很广。使用多相步进电动机时,单路电脉冲信号可先通过脉冲分配器转换为多相脉冲信号,在经功率放大后分别送入步进电动机各相绕组。每输入一个脉冲到脉冲分配器,电动机各相的通电状态就发

    fpga

    博客园 . 2020-09-10 955

  • 基于FPGA的步进电机控制的实现

    步进电机的用途还是非常广泛的,目前打印机,绘图仪,机器人等等设备都以步进电机为动力核心。那么,下面我们就了解下什么是步进电机,它是怎么控制的。 一、步进电机相关知识简介 1、步进电机概述 步进电机是一种能够将电脉冲信号转换成角位移或线位移的机电元件,它实际上是一种单相或多相同步电动机。单相步进电动机有单路电脉冲驱动,输出功率一般很小,其用途为微小功率驱动。多相步进电动机有多相方波脉冲驱动,用途很广

    同步电动机

    博客园 . 2020-09-08 1010

  • 基于FPGA+DSP结构实现二次雷达处理机的设计

    二次雷达(Secondary Surveillance Radar,SSR)目标识别系统能够通过发射特定的射频脉冲序列对装有应答机的目标进行“一问一答”式的询问,由应答机的应答脉冲码获得目标的高度、编号等信息。航管二次雷达常用的基本工作模式为传统的A/C模式和新近的S模式。 A模式提供飞机的代码,C模式提供飞机的高度码。但是,传统的A/C 模式存在一些技术缺陷,如多目标代码交织、重叠、多径反射,同

    雷达

    现代电子技术 . 2020-08-30 1385

  • 基于LabVIEW软件和PCl-5640R数据卡实现和雷达回波模拟器的设计

      来源:现代电子技术,作者:任宇峰;何强;韩壮志;尚朝轩;王振林 引言 现如今,为雷达检测提供回波模拟信号的雷达回波模拟器层出不穷,而绝大多数模拟器采用微型计计算机+数字信号处理器件(DSP)+数模转换(D/A) 的方式。这种方法存在两个缺点,一是由于DSP的控制力不强,且其外围的电路设计比较复杂;二是这种设计在软件实现上是以C语言为主,而用C语言编辑人机交互界面,费时费力。然而倘若采用微型计算

    labview

    现代电子技术 . 2020-08-22 1145

  • 基于可编程逻辑器件实现数字化水费计量芯片的设计

    1 引言 FPGA是新型的可编程逻辑器件,能够将大量的逻辑功能集成于单个器件中,它所提供的门数从几百门到上百万门,符合系统芯片(SOC—System On Chip)的发展要求,具有高度集成、低功耗、硬件升级等优点,可以满足不同的需要。 随着电于技术和网络技术的不断发展,以可编程逻辑器件为核心设计制作的全电子式计量表必将取代传统的感应式计量表。尤其是集群式、模块化、全电子数字化计量表,将会成为民用

    测量

    微计算机信息 . 2020-08-21 1355

  • 基于FPGA器件EP1C12Q240CQ8芯片实现UAR核心功能的设计

    引言 随着嵌入式系统的广泛推广和应用, UART( Universal Asynchronous Receiver Transmiller)作为一种串行数据传输方式也得到广泛的使用。UART允许在串行链路上进行全双工通信。串行外设到 RS 232-C异步串行接口一般采用专用的集成电路即 UART实现。常见的串行接口芯片如 8250、8251、NS16450等,能够实现比较全面的串行通信功能。而在实

    uart

    微计算机信息 . 2020-08-21 1470

  • 基于FPGA系统的DDR2电路设计

    DDR2电路设计 在高速大数据的应用中,高速大容量缓存是必不可少的硬件。当前在FPGA系统中使用较为广泛的高速大容量存储器有经典速度较低的单数据速率的SDRAM存储器,以及速度较高的双速率DDR、DDR2、DDR3型SDRAM存储器,DDR系列的存储器都需要FPGA芯片有对应的硬件电路结构支持。对于Altera Cyclone IV系列的FPGA,其最高支持到DDR2存储器(不支持DDR3存储器,

    DDR2

    博客园 . 2020-08-21 1260

  • 在FPGA设计中如何充分利用NoC资源去支撑创新应用设计

    一个运用NoC访问片外GDDR6的例子 作者:黄仑,Achronix资深现场应用工程师 日益增长的数据加速需求对硬件平台提出了越来越高的要求,FPGA作为一种可编程可定制化的高性能硬件发挥着越来越重要的作用。近年来,高端FPGA芯片采用了越来越多的Hard IP去提升FPGA外围的数据传输带宽以及存储器带宽。但是在FPGA内部,可编程逻辑部分随着工艺提升而不断进步的同时,内外部数据交换性能的提升并

    GDDR6

    Achronix . 2020-08-21 1215

  • 采用多功能器件实现新型数字信号中和器的应用电路设计

    引 言 高精度的时间测量在高能粒子物理研究、深空通讯、激光测距和物质成分检测等领域均有着广泛的应用。而时间测量仪器快速、高精度、高灵敏度的特点决定其必须具有高时间分辨率和高灵敏度的数据采集及处理设备,目前最常用的有数字信号中和器(Digital Signal Averager)和高精度的时间数字转换器(Time-to-digital converter,TDC)。其中TDC的原理是通过记录一段时间

    usb

    国外电子测量技术 . 2020-08-17 875

  • 基于Spartan3主流低端FPGA器件实现PWM发生器的设计

    1.引言 脉宽调制技术( Pulse Width Modulation, PWM)起源很早,随着科学技术的发展,广泛应用在电力、电子、微型计算机、自动控制等多个学科领域。自 80年代初以来,出现了多种 PWM实现方法,归纳起来有自然采样法、规则采样法或谐波消去法等等,其中自然采样法最能真实地反映 PWM的控制思想,效果最好。对于传统的控制器而言,自然采样法算法是一个超越方程,需用计算机迭代求解,运

    PWM

    微计算机信息 . 2020-08-14 1330

  • 采用可编程逻辑器件实现温控电路接口及其与DSP通信接口的设计

    (原文来源:微计算机信息  李森;张春熹;李保国;林恒 在此特别鸣谢!)          1 引言 采用光纤陀螺的捷联惯性导航系统是一种极具发展潜力的导航系统,对于其核心部件的光纤陀螺,尤其是中高精度光纤陀螺,环境温度带来的漂移是不容忽视的,因此对系统进行温度控制很有必要。温度控制电路是整个温控系统的硬件基础,其中涉及到温度采集,与微处理器通信,串口输出,控制数模转换芯片等多个组成部分。本文提出

    dac

    微计算机信息 . 2020-08-13 1300

  • 采用可编程逻辑器件实现Sobel边缘检测算法的研究和分析

    引 言 随着设计复杂度的增加,使用IP核已经成为一种常用的设计方法。QuartusⅡ软件提供的Megafunt-tions是基于Altera底层硬件结构最合理的成熟应用模块,在代码中使用MegafuncTIons这类IP资源,不但能将设计者从繁琐的代码编写中解脱出来,更重要的是,在大多数情况下MegafuncTIons的综合和实现结果比用户编写的代码更优。而且只需要简单地设置选取宏功能模块的相关参

    Altera

    数字化用户 . 2020-08-11 1145

  • 红苹果PE90FH高清数字矩阵的功能特点与应用范围分析

    产品简介: 红苹果PE90FH高清数字矩阵是用于高清/标清、数字/模拟等多种视频上墙的专用设备。系统核心基于超大规模FPGA阵列数字视频处理、背板交换技术、视频编解码技术、流媒体适配技术和视频存储技术,支持1920×1080P(逐行)分辨率,即“全高清”(简称“FH”)。向下兼容标清视频,同时具有多通道视频拼接叠加的功能和多个通道整合拼接超大屏幕输出的能力。 产品功能: ● 支持全高清(1920x

    视频

    浙江红苹果电子有限公司 . 2020-08-11 1340

  • 关于数字电路的七大知识点

    题目:数制转换 R进制数转换为十进制数:按权展开,相加 十进制数转化为R进制数:整数部分,除R取余法,除到商为0为止。小数部分,乘R取整法,乘到积为0为止。 二进制数转化八进制数:三位一组,整数部分左边补0,小数部分右边补0。反之亦然。 二进制数转化十六进制数:四位一组,整数部分左边补0,小数部分右边补0。反之亦然。 题目:逻辑函数及其化简 公式法 卡诺图法 题目:什么是冒险和竞争,如何消除? 下

    fpga

    博客园 . 2020-08-08 840

  • JTAG链路同时调试FPGA和HPS电路设计

    JTAG协议制定了一种边界扫描的规范,边界扫描架构提供了有效的测试布局紧凑的PCB板上元件的能力。边界扫描可以在不使用物理测试探针的情况下测试引脚连接,并在器件正常工作的过程中捕获运行数据。 SoC FPGA作为在同一芯片上同时集成了FPGA和HPS的芯片,其JTAG下载和调试电路相较于单独的FPGA或ARM处理器都有一些差异,但是同时两者又有紧密的联系。AC501-SoC开发板上的JTAG链同时

    ARM处理器

    博客园 . 2020-08-08 1195

  • 采用FPGA芯片EP1C12Q240C8实现直接数字频率合成器的设计

    1、引言 自1971年,美国学者J.Tierney等人撰写的“A Digital Frequency Synthesizer”-文首次提出了以全数字技术实现数字频率合成以来,构成DDS元器件的速度的限制和数字化引起的噪声这两个主要缺点阻碍了DDS的发展与实际应用。近几年超高速数字电路的发展尤其是大规模超高速的FPGA技术的日渐成熟,以及对DDS的深入研究,DDS的最高工作频率以及噪声性能已接近并达

    频率合成器

    微计算机信息 . 2020-08-07 1100

  • 基于TMS320C6414 DSP处理器实现通用FPGA测试平台的搭建

    1 引言 随着通信系统向高速度、低功耗、低电压和多媒体、网络化、移动化方向的发展,其对电路的要求日益提高,传统的单一功能的集成电路技术已经无法满足需要。而FPGA由于其固有的特性,被日益广泛的应用于通信系统中。FPGA可以方便的修改逻辑结果,完成对系统和设备的升级,以便迅速适应市场的变化;同时,FPGA可以支持多种通信协议和接口标准,并可以随着标准和协议的演变而方便的改变。 在结束对算法的代码编写

    fpga

    微计算机信息 . 2020-08-07 1035

  • 基于FPGA器件实现UART适应自顶向下的设计

    UART(通用异步收发器)是广泛使用的串行数据传输协议。UART允许在串行链路上进行全双工的通信。专用的UART集成电路如8250,8251,NS16450等已经相当复杂,有些含有许多辅助的模块(如FIF0),在实际应用中,往往只需要用到UART的几个基本功能,使用专用芯片会造成资源浪费和成本提高,我们可以将所需要的UART功能集成到FPGA内部,从而简化了整个系统电路,提高了可靠性、稳定性和灵活

    uart

    微计算机信息 . 2020-08-04 1055

  • 基于DSP的RS232串口连接设计

    本科项目上需要DSP通过RS232串口连接四个设备,可供使用的芯片串口只有一个。 方案一:利用手头器件,简单利用FPGA和max232电平转换芯片采用片选方式设计 verilog代码如下: module demultiplexer1to4 (out0,out1,out2,out3,in,s2,s1,s0); output out0,out1,out2,out3; input in; input s

    串口连接

    博客园 . 2020-08-04 915