看了这个标题,其他的先不说,有一点必须要强调,双芯叠加是可以实现的技术,已经在稳步推进。
但并不是所谓的14nm+14nm(并且在一定的技术条件下)=7nm,不要被误导。
前两天中科院发布了国产RISC-V处理器“香山”。
RISC-V 是一个基于精简指令集(RISC)原则的开源指令集架构(ISA)。
6月22日上午,首届RISC-V中国峰会开幕式在上海科技大学举办。
中国工程院院士倪光南、RISC-V国际基金会首席技术官马克·海默斯坦(Mark Himelstein)、上海科技大学副校长江舸分别作主题报告。
中科院大学教授、中科院计算所研究员包云岗公布了国产开源高性能RISC-V处理器核心——香山。
网上有专业的科学专家解释,搜索“RISC-V处理器“香山””就可以看到,非常详细。
第一代架构“雁栖湖”RTL代码于今年4月完成,计划于7月基于台积电28nm工艺流片。
作为香山第一代架构,主要对标的是Arm的A72或A73。
由于使用的是28nm工艺,性能并不会多么的突出,主频预计达到1.3Ghz。
“雁栖湖”SEPC2006性能得分大约为7/Ghz。
而香山处理器的第二代架构叫做“南湖”,将会采用中芯国际14nm工艺,预计今年年底流片。
性能目标是A76,这样看来进步的空间很大也很可观。
必须说中芯国际作为国内的芯片设计大厂是非常努力了,刚实现自主产权的28nm芯片设计不久,就在马不停蹄地攻克下一个技术难关。
14nm+14nm+一定技术=7nm的性能及功耗?
有加成,原话不可当真
网传的原话是海思利用技术优化能力,可以将14nm双芯叠加,形成一种特定的芯片设计方法,将叠加性能提升到比肩7nm制程工艺芯片的程度,并且发热、功耗都得到了很好的控制。
显然,这样违反了基本物理事实定律,没有更好的制程工艺技术,把14nm制程芯片叠加成为7nm制程芯片同台阶并不合理。
只能说是自媒体在不依据科学事实下的美好幻想,和科学技术本身并没有关系。
并且现在看来这些那个技术应用在其它领域的。和芯片技术关系还不大。
全部评论