基于Verilog的“自适应”形态学滤波算法实现
一、背景介绍 基于二值图像的滤波算法即形态学滤波,在图像目标采集的预处理中经常被使用到,针对不同的使用场景涉及到腐蚀、膨胀、开闭运算等处理。实际使用中对于不同的分辨率大小以及模板窗口大小,都要进行代码的修改去适应不同的场景,特别是模板窗口比较大时,代码改写工作量就很大。因此,为了减少开发时间,本文实现了一个通用的算法IP,只需要修改模板窗口大小和工作模式(腐蚀or膨胀)参数即可,达到“自适
Verilog
FPGA自习室 . 2021-08-23 1498
Verilog语言中阻塞和非阻塞赋值的不同
来源:《Verilog数字系统设计(夏宇闻)》 阻塞和非阻塞赋值的语言结构是Verilog 语言中最难理解概念之一。甚至有些很有经验的Verilog 设计工程师也不能完全正确地理解:何时使用非阻塞赋值何时使用阻塞赋值才能设计出符合要求的电路。 他们也不完全明白在电路结构的设计中,即可综合风格的Verilog模块的设计中,究竟为什么还要用非阻塞赋值,以及符合IEEE 标准的Verilog
振荡器
Verilog数字系统设计 . 2021-08-17 2034
如何快速在Verilog和VHDL之间互转
Verilog语言和VHDL语言是两种不同的硬件描述语言,但并非所有人都同时精通两种语言,所以在某些时候,需要把Verilog代码转换为VHDL代码。本文以通用的XHDL工具为例对Verilog转换到VHDL过程中存在的问题进行了总结,欢迎批评指正。 当我们刚开始学习FPGA时,一定会遇到一个问题: 学习Verilog还是VHDL? 等我们学习FPGA到一定程度参加面试时,面试者也会问你一个问题:
Verilog
网络交换FPGA . 2020-11-10 1595
利用Verilog硬件描述语言实现DVB-H系统载波同步的设计方案
1、引言 多数手机电视标准采用了OFDM 技术,但对于OFDM信号,载波频偏将破坏信号子载波问的正交性,引入载波间干扰.一个小的频偏就可能导致SNR的降低,所以,在OFDM的手机电视系统中,精确估汁并校正载波频率偏差是非常重要的一部分。 以DVB-H系统为例,整数倍频偏采用连续导频进行相关估计的算法,小数倍频偏采用通过整数倍频偏估汁修正与估汁值自平均相结合的算法,同时给出了硬件实现架构。 2、基于
芯片
电视技术 . 2020-07-27 1400
verilog学习要点
什么是Verilog HDL? Verilog HDL (Hardware Description Language) 是一种硬件描述语言,可以在算法级、门级到开关级的多种抽象设计层次上对数字系统建模。它可以描述设计的行为特性、数据流特性、结构组成以及包含响应监控和设计验证方面的时延和波形产生机制。此外,verilog提供了编程语言接口,通过该接口用户可以在模拟、验证期间从外部访问设计,包括模拟的
HDL
工程师曾玲 . 2019-07-13 650
- 1