• Arteris® IP 推出Harmony Trace™️ Design Data Intelligence 解决方案

      业界领先的提供片上网络 (NoC)互连 IP和IP部署技术以加快SoC创建的系统级芯片(SoC)系统IP供应商Arteris IP (纳斯达克股票代码: AIP)今天宣布,推出 Arteris® Harmony Trace™️ Design Data Intelligence 解决方案,以简化对 ISO 26262、IEC 61508、ISO 9001 和 IATF 16949 等半导体行业功

    NoC

    互联网 . 2021-11-19 1095

  • 在FPGA设计中如何充分利用NoC资源去支撑创新应用设计

    一个运用NoC访问片外GDDR6的例子 作者:黄仑,Achronix资深现场应用工程师 日益增长的数据加速需求对硬件平台提出了越来越高的要求,FPGA作为一种可编程可定制化的高性能硬件发挥着越来越重要的作用。近年来,高端FPGA芯片采用了越来越多的Hard IP去提升FPGA外围的数据传输带宽以及存储器带宽。但是在FPGA内部,可编程逻辑部分随着工艺提升而不断进步的同时,内外部数据交换性能的提升并

    GDDR6

    Achronix . 2020-08-21 1230

  • MIT突破传统架构,挑战36核心处理器

      美国麻省理工学院(MIT)的研究人员们最近利用“片上网络” (NoC)技术,期望打造出一款具有快取一致性且能够扩展至任何核心数的多核心架构。截至目前为止,研究人员们已经开发出一款36核心的处理器晶片原型了。   MIT 开发的36核心原型采用类似“铺砖”(TIle)的实体布局,每一个TIle中包含一颗核心以及一个路由器,用于将固定大小的讯息封包传送到相邻核心,最后传送到目标核心。为了维持快取一

    36核心处理器

    eettaiwan . 2014-07-10 715

  • 多核系统中NoC通讯架构的关键技术

      摘要:多核处理器已经成为处理器的主流,并发展成为各种通信与媒体应用的主流处理平台。通讯结构是多核系统中的核心技术之一,核间通信的效率是影响多核处理器性能的重要指标。目前有3种主要的通讯架构:总线系统结构、交叉开关网络和片上网络。总线结构设计相对方便、硬件消耗较少、成本较低;交叉开关是适合用于构建大容量系统的交换网络结构;而片上网络是更高层次、更大规模的片上网络系统,目前可以解决多核体系结构问题

    NoC

    电子设计工程 . 2013-01-24 1095

  • 1
23