使用Hi-Z缓冲器简化模拟前端
为了可靠地捕获高频信号和快速瞬态脉冲,示波器和有源探头等宽带数据采集系统需要高性能模拟前端 (AFE) 信号链,该信号链必须能够: (至少)支持 1 V PP信号,以确保高信噪比。 支持 DC 至 500 MHz 的高输入阻抗 (Hi-Z),以防止被测设备负载。 提供低噪声和失真以保持高信号保真度。 提供高直流精度。 克服这些设计挑战的一种方法是创建一种基于复合环路的方法,该方法将低频和高
集成电路
物联网评论 . 2022-02-08 1295
芯片输入输出缓冲电路和ESD保护电路的应用设计
根据I/O缓冲电路应用目标的不同,可将其分为输入、输出等几类,详见表1。 表1 I/O缓冲电路的分类 输出缓冲 输出缓冲电路的功能要求能够驱动大的片外负载,通常为2~50pF,并且提供适当的上升/下降时间。一组连续的大尺寸的缓冲器(buffer)对驱动能力的提高是有益的。大尺寸的管子容易受闩锁效应(latch-up)的影响,在版图设计时建议采用保护环(Guardrings)保护以避免闩锁效应,如图
芯片
电子质量 . 2020-11-29 2280
利用铁电存储器作为数据缓冲器的通信方式
铁电存储器是美国Ramtran公司推出的一种非易失性存储器件,简称FRAM。与普通EEPROM、Flash-ROM相比,它具有不需写入时间、读写次数无限,没有分布结构可以连续写放的优点,因此具有RAM与EEPROM的双得特性,而且价格相对较低。 现在大多数的单片机系统配备串行EEPROM(如24CXX、93CXX等)用来存储参数。如果用1片FRAM代替原有EEPROM,使它既能存储参数,又能作串行
缓冲器
YXQ . 2019-08-06 990
- 1