基于AT89S52单片机实现激光雷达门控控制系统的软硬件设计
作者:黄威,王珍珠,范爱媛,刘博 介绍了基于 AT89S52的激光雷达门控控制系统的工作原理,并着重讨论系统硬件和软件的实现方法。系统采用 AT89S52单片机为核心,配置以数字电位器、光电耦合器、单稳态触发器等部件,控制光电倍增管门控开关的时间,从而实现对激光雷达测量的起始点和结束点的实时调控。 前言 激光雷达能够对大气中的气溶胶、二氧化碳、臭氧、水气等进行高时空分辨率、实时、大范围地测量,
单片机
微计算机信息 . 2020-12-17 970
基于可测性设计的雷达数字处理芯片的实现
作者:徐小良,何春,贾宇明,刘辉华 基于扫描路径法的可测性设计技术是可测性设计(DFT)技术的一个重要的方法,这种方法能够从芯片外部设定电路中各个触发器的状态,并通过简单的扫描链的设计,扫描观测触发器是否工作在正常状态,以此来检测电路的正确性。但随着数字电路朝着超大规模的方向发展,设计电路中使用的触发器的数目也日趋庞大,怎样采用合适的可测性设计策略,检测到更多的触发器,成为基于扫描路径法的一个
芯片
现代电子技术 . 2020-12-11 1100
FPGA的设计中为什么避免使用锁存器
前言 在FPGA的设计中,避免使用锁存器是几乎所有FPGA工程师的共识,Xilinx和Altera也在手册中提示大家要慎用锁存器,除非你明确知道你确实需要一个latch来解决问题。而且目前网上大多数文章都对锁存器有个误解,我们后面会详细说明。 这篇文章,我们包含如下内容: ①锁存器、触发器和寄存器的原理和区别,为什么锁存器不好? ② 什么样的代码会产生锁存器? ③ 为什么锁存器依然存在于FPGA中
fpga
科学计算technomania . 2020-11-14 1795
MC34063降压电路特性及内部基本结构
MC34063芯片由温度自动补偿功能的基准电压发生器、比较器、占空比可控振荡器、 触发器和大电流输出开关电路等组成,具有功能齐全、价格低廉、体积小、效率高、仅需少量外部元器件等优点,其主要特性如表所示: MC34063芯片的内部基本结构及引脚功能如下图所示. MC34063芯片3脚外接定时电容,可调节振荡器的频率,进而决定开关管 的导通时间.7脚 检测端用于监视负载峰值电流,达到控制触发器 端高
开关电路
博客园 . 2020-11-10 1 2490
CPLD设计故障异步时钟域处理案例分析
麻雀虽小,五脏俱全。CPLD规模虽小,其原理和设计方法和FPGA确是一样的。轻视在CPLD上的投入,就有可能存在设计隐患,导致客户使用产品时出现故障,从而给公司带来不可挽回的信誉损失。 近一段时间,我遇到了两个CPLD设计故障,这两个故障的根因(root cause)是一样的。其中的一个故障发生在实验室测试阶段,另一个发生在运营商的网络上,造成了非常不好的负面影响,因此引起了高度重视,必须彻底找出
fpga
博客园 . 2020-10-21 1745
多时钟设计中时钟切换电路设计案例
在多时钟设计中可能需要进行时钟的切换。由于时钟之间可能存在相位、频率等差异,直接切换时钟可能导致产生glitch。 2|0组合逻辑实现时钟切换: 2|1HDL代码: 2|2电路图: 2|3波形图: 2|4问题: 使用上述电路进行时钟切换会导致在控制信号sel附近出现glitch。其原因在于控制信号可以在任意时刻进行时钟切换,切换信号相对于两个时钟都是异步信号。 2|5解决方法: 使用寄存器使得控制
触发器
博客园 . 2020-09-24 585
基于VHDL文本的时序逻辑电路设计
一、实验目的 熟悉QuartusⅡ的VHDL文本设计过程,学习简单时序逻辑电路的设计、仿真和测试方法。 二、实验 1. 基本命题 用VHDL文本设计触发器,触发器的类型可任选一种。给出程序设计、仿真分析、硬件测试及详细实验过程。 ① 实验原理 由数电知识可知,D触发器由输入的时钟信号(CLK)、数据输入口(D)和数据输出(Q)构成。本程序通过进程监视CLK和D\,当CLK为上升沿的时候,将D赋值给
时钟信号
博客园 . 2020-08-21 1075
基于AD5422 16 bit串行输入DAC实现恒流源的设计
Analog Devices AD5422 16 bit串行输入DAC可以设定为电压输出或电流输出。为了与DAC通信并产生一个可变输出,就需要一个数据SERDES(串行器/解串器)。不过,如果你的设计需要一个恒定的4mA输出,可以用两只触发器对该器件作设定,并用一个机械式按键开关S1作测试(图1)。 图1按下并释放S123次以后DAC产生一个4mA的连续电流输出 AD5422的编程设定使用24 b
触发器
电子设计技术 . 2020-08-12 1455
时序逻辑电路需要了解的关键点
题目:简述建立时间和保持时间,作图说明 建立时间Tsu(setup):触发器在时钟上升沿到来之前,其数据输入端的数据必须保持不变的最小时间。 保持时间Th(hold):触发器在时钟上升沿到来之后,其数据输入端的数据必须保持不变的最小时间。 题目:最小周期计算 Tco:寄存器更新延迟。clock output delay,时钟触发到数据输出的最大延迟时间 最小时钟周期:Tmin = Tco + Td
触发器
博客园 . 2020-07-13 855
FPGA的时钟设计:如何建立时间与保持时间
建立时间与保持时间 时钟是整个电路最重要、最特殊的信号,系统内大部分器件的动作都是在时钟的跳变沿上进行, 这就要求时钟信号时延差要非常小, 否则就可能造成时序逻辑状态出错;因而明确FPGA设计中决定系统时钟的因素,尽量较小时钟的延时对保证设计的稳定性有非常重要的意义。 1.1 建立时间与保持时间 建立时间(Tsu:set up time)是指在时钟沿到来之前数据从不稳定到稳定所需的时间,如果建立的
组合逻辑电路
博客园 . 2020-06-26 2040
如何操作基本类型的锁存器和触发器
S/R锁存器 锁存器(有时也称为S/R锁存器)是最小的存储器块。它们可以使用两个NOR逻辑门(S和R为高电平有效)或两个NAND门(输入为低电平有效)构建,并用于构建更复杂的锁存器和触发器。 使用两个NOR逻辑门进行S/R锁存。 两个输入S和R可用于设置和复位锁存器。设置锁存器相当于存储二进制锁存器。输出Q将变为高电平,反相输出Q将被拉低。重置具有相反的效果。当两个输入均为低电平时,保持当前状态。
锁存器
工程师吴畏 . 2019-07-30 845
Pimax发布了两款不同的控制器——Sword和Sword Sense
Pimax发布了两款不同的控制器——Sword和Sword Sense。它们在功能上有所不同,并且它们的电池支持热更换,因此用户不必暂停VR活动来专门给控制器充电。 从后面看,控制器看起来像一个未来风格的剑柄,保护环漂浮在底部而不是顶部。用户抓住手柄,然后看到当他们的手指接触触发器和控件时,保护环将环绕着他们的手掌,控制器经过多次迭代,达到了目前最佳的平衡感,舒适性和重量。 在标准版中,用户可以使
锂电池
lq . 2019-05-08 560
东芝开发一款新型低能耗触发器电路
日本东芝公司开发出一种新型触发器电路,该触发器电路使用40纳米互补式金属氧化物半导体制程研发,能大幅降低电路本身以及使用这种电路芯片的整体能耗。 东芝公司日前发布的新闻公报说,测试数据显示,与现有型号相比,新型触发器电路可节电77%。同时,使用这种新型电路的芯片也能比使用现有型号电路的芯片节电约24%。 触发器电路是数码设备或移动设备搭载的SoC芯片中发生运算处理时,暂存1比特数据的电路。 公报说
触发器
未知 . 2011-02-26 450
- 1